Hi Leute,
wollte meine ältere Version AlexW1.6 in die neue flashen und benutzte dazu die NEUTRINO update Funktion. Leider brach der FTP Tranfer immer bei 74% ab. Also benannte ich das Image in "13.img" um, und stellte DBox_boot auf "Image flashen ohne Nullmodem" (hatte ich von früher gespeichert, ist noch up to date), machte einen Reset und seit dem steht da nur noch "KEIN SYSTEM" und das Com Terminal bringt folgende Meldung:
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
debug: DDF: Calibrating delay loop... debug: DDF: 67.79 BogoMIPS
debug: WATCHDOG RESET
debug: BMon V1.0 mID 01
debug: feID dd gtxID 0b
debug: fpID 5a dsID 01-72.f1.01.07.00.00-55
debug: HWrev X5 SWrev 0.81
debug: B/Ex/Fl(MB) 16/00/08
WATCHDOG reset enabled
dbox2:root> debug:
BOOTP/TFTP bootstrap loader (v0.3)
debug:
debug: Transmitting BOOTP request via broadcast
debug: Got BOOTP reply from Server IP 192.168.5.3, My IP 192.168.5.2
debug: Sending TFTP-request for file C/Programme/dboxboot/ppcboot
will verify ELF image, start= 0x800000, size= 222280
verify sig: 262
boot net: boot file has no valid signature
Branching to 0x40000
ppcboot 0.6.4 (Jul 12 2001 - 02:51:28)
Initializing...
CPU: PPC823ZTnnA at 67 MHz: 2 kB I-Cache 1 kB D-Cache
*** Warning: CPU Core has Silicon Bugs -- Check the Errata ***
Board: ### No HW ID - assuming TQM8xxL
DRAM: (faked) 32 MB
Was mach ich falsch ??? Warum ist diese Box nur mit 16 MB und Faked 32 ??? Danke für eure Hilfe
Hilfe, kann nix mehr flashen ???
-
- Neugieriger
- Beiträge: 4
- Registriert: Freitag 7. März 2003, 16:17
-
- Oberlamer, Administrator & Supernanny
- Beiträge: 10532
- Registriert: Samstag 13. Juli 2002, 10:49
-
- Neugieriger
- Beiträge: 4
- Registriert: Freitag 7. März 2003, 16:17
Hilfe, kann nix mehr flashen ???
Hmmm habe nachgeschaut, da ist kein Erweiterungsspeicher.... nur der leere Sockel ...... gehört der da zwingend rein ??? Wenn ja hat mich dieser Krämer bei E-Bay übers Ohr gehauen, naja könnte dann ja aus ner andren Nokia Box den Speicher für die Zeit des Updates einsetzen. Hat jemand damit Erfahrung ??? Was muß ich beachten ???
-
- Oberlamer, Administrator & Supernanny
- Beiträge: 10532
- Registriert: Samstag 13. Juli 2002, 10:49
Dann hat der sich aber viel Mühe gegeben. Normalerweise läuft Linux bzw. der ppcboot nicht mit 16 MB ohne einen Patch.
Stopf halt mal eine Speichererweiterung in die Kiste, ob's dann geht.
Aber nur für's Flashen wird nicht reichen (so.o).
Stopf halt mal eine Speichererweiterung in die Kiste, ob's dann geht.
Aber nur für's Flashen wird nicht reichen (so.o).
There are 10 types of people in the world: those who know binary and those who don't
-
- Tuxboxer
- Beiträge: 6119
- Registriert: Mittwoch 3. April 2002, 00:32
was heißt denn "viel Mühe gegeben"?
es läuft ja nicht
aber zum flashen reicht das schon:
wenn man nen fertiges image basierend auf ppcboot116 hat (mitsamt senderliste und ucodes) dann läßt sich das manuell flashen (also nicht die standardeinstellungen die beim flashen verwendet werden, sondern per bootp/tftp das image manuell übers Netz in einen etwas tieferen Speicherbereich laden und dann flashen)
aber gelegentlich sollten da schon irgendwie die 16MB nachgerüstet werden
es läuft ja nicht

aber zum flashen reicht das schon:
wenn man nen fertiges image basierend auf ppcboot116 hat (mitsamt senderliste und ucodes) dann läßt sich das manuell flashen (also nicht die standardeinstellungen die beim flashen verwendet werden, sondern per bootp/tftp das image manuell übers Netz in einen etwas tieferen Speicherbereich laden und dann flashen)
aber gelegentlich sollten da schon irgendwie die 16MB nachgerüstet werden
never change a running system
-
- Interessierter
- Beiträge: 70
- Registriert: Donnerstag 13. Februar 2003, 15:51
Ich möchte mich jetzt mal einklinken.
Ich habe eine Dbox Sagem 1xI Kabel mit 32MB RAM, laut Bootlog, der Steckplatz ist aber unbenutzt.
Kann ich bei meiner Box den Speicher noch erweitern?
Wenn ja, welche Spezifikationen muss das Modul besitzen?
cu termi0815
Ich habe eine Dbox Sagem 1xI Kabel mit 32MB RAM, laut Bootlog, der Steckplatz ist aber unbenutzt.
Kann ich bei meiner Box den Speicher noch erweitern?
Wenn ja, welche Spezifikationen muss das Modul besitzen?
cu termi0815
Vorbeugen ist besser als auf die Füße kotzen!